Sabtu, 01 Juli 2023

LA 1 MODUL 4




1. Jurnal
[Kembali]


2. Alat dan Bahan [Kembali]

Alat

1. Jumper




2. Panel DL 2203D 
3. Panel DL 2203C 
4. Panel DL 2203S


 Bahan

1. IC 74111



3. Rangkaian Simulasi [Kembali]




4. Prinsip Kerja Rangkaian [Kembali]

    Pada percobaan kali ini ada 11 switch SPDT yang digunakan, dimana switch spdt 1-8 dihubungkan ke input S pada setiap JK Flip Flop, switch spdt ke 9 dihubungkan ke salah satu input gerbang AND , switch 10 dihubungkan ke input J dan input inverter yang akan dihubungkan ke input K pada inputan JK Flip Flop pertama hal ini betujuan untuk membuat input j dan K selalu berbeda, dan input J serta K pada JK Flip Flop selanjutnya terhubung ke output Q dan Q' pada JK flip flop sebelumnya, sedangkan switch SPDT terakhir dihubungkan ke input R Setiap JK Flip Flop. 
    Pada kondisi yang didapat input R pada setiap JK flip flop berlogika 0 sehingga Reset pada setiap JK Fllip Flop aktif, menyebabkan output q' berlogika 1 sehingga output Q berlogika 0 dan menjadikan LED tidak akan hidup. Rangkaian akan menjadi SISO, SIPO, PISO, dan PIPO sesuai dengan inputan yang diberikan pada masing masing input pada JK Flip Flop

5. Video Rangkaian [Kembali]


6. Analisa [Kembali]

1. Analisa Output yang dihasilkan tiap tiap kondisi

        Pada kondisi 1, output yang didapatkan adalah kondisi SISO (Serial In Serial Out). Pada kondisi ini set dan reset tidak aktif, gerbang AND menghasilkan output clock yang dihubungkan ke tiap tiap input CLK, sehingga saat memasukkan data pada input J ketika clock rise time maka data akan masuk secara satu persatu (serial) dan bergeser. lalu menambahkan input 0 pada input J untuk mengeluarkan data pada output secara serial.
        Pada kondisi 2, output yang didapatkan adalah kondisi SIPO (Serial In Paralel Out), pada kondisi ini reset dan set tidak aktif dan gerbang AND hanya mengeluarkan output clock hingga data selesai dimasukkan, lalu gerbang and mengeluarkan output 0 setelahnya, menyebabkan input clock hanya berinput clock hingga sampai data selesai dimasukkan, rangkaian ini dinamakan SIPO, dimana data masuk secara serial dan keluar secara paralel.
        Pada kondisi 3, output yang didapatkan adalah kondisi PISO (Paralel In Paralel Out), pada kondisi ini input J berlogika 1 sejak awal dan gerbang and mengeluarkan output clock, data dimasukkan melalui input set, dikarenakan setiap input set JK Flip Flop terpisah dan langsung terhubung ke switch Spdt maka data akan masuk secara paralel , dan dikarenakan adanya clock pada input CLK maka setiap clock rise time maka data akan berpindah satu persatu keluar (PISO)
        Pada kondisi 4, output yang didapatkan adalah kondisi PIPO ( Paralel in Paralel Out), pada kondisi ini reset, J dan gerbang and tidak aktif, sehingga input clock 0, dan data dimasukkan melalui input set dan masing masing JK Flip Flop, sehingga data masuk serentak dan keluar serentak karena tidak ada clock.

7. Link Download [Kembali]

Link Download HTML (klik disini)
Link Download Rangkaian (klik disini)
Link Download Video (klik disini)
Link Download LED (klik disini)
Datasheet Switch SPDT (klik disini)
Datasheet Resistor (klik disini)
Datasheet D flip flop (klik disini)
Datasheet Gerbang Not (klik disini)
Datasheet Gerbang AND (klik disini)




Tidak ada komentar:

Posting Komentar

Entri yang Diunggulkan

  [ MENUJU AKHIR ] [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Pendahuluan 2. Tujuan 3. Alat dan Bahan 4. Dasar Teori 5. Perc...